ورود به حساب ثبت نام جدید فراموشی کلمه عبور
برای ورود به حساب کاربری خود، نام کاربری و کلمه عبورتان را در زیر وارد کرده و روی «ورود به سایت» کلیک کنید.





اگر فرم ورود برای شما نمایش داده نمیشود، اینجا را کلیک کنید.









اگر فرم ثبت نام برای شما نمایش داده نمی‌شود، اینجا را کلیک کنید.









اگر فرم بازیابی کلمه عبور برای شما نمایش داده نمی‌شود، اینجا را کلیک کنید.






جهت تبلیغ در وب سایت ECA کلیک کنید.

کاربران برچسب زده شده

صفحه 1 از 2 12 آخرین
نمایش نتایج: از 1 به 10 از 11

موضوع: Unknown error

  1. #1
    2009/08/28
    تهران
    123
    3

    Unknown error

    سلام
    کسی از دوستان دلیل این خطا رو می دونند؟ برنامه از نظر syntax مشکلی نداشته ولی در مرحله place & route این خطا رو در ISE می ده؟؟
    Place:1018 - A clock IOB / clock component pair have been found that are not placed at an optimal clock IOB /
    clock site pair. The clock component <step_mode_IBUF_BUFG> is placed at site <BUFGMUX7>. The IO component <step_mode>
    is placed at site <P7>. This will not allow the use of the fast path between the IO and the Clock buffer. If this
    sub optimal condition is acceptable for this design, you may use the CLOCK_DEDICATED_ROUTE constraint in the .ucf
    file to demote this message to a WARNING and allow your design to continue. However, the use of this override is
    highly discouraged as it may lead to very poor timing results. It is recommended that this error condition be
    corrected in the design. A list of all the COMP.PINs used in this clock placement rule is listed below. These
    examples can be used directly in the .ucf file to override this clock rule.
    < NET "step_mode" CLOCK_DEDICATED_ROUTE = FALSE; >
  2. #2
    2009/08/11
    682
    70

    پاسخ : Unknown error

    سلام

    شما پين کلاک رو تو يه ناحيه از FPGA گذاشتي و بافرش رو تو يه ناحيه ديگه. اگه جاي پين کلاکت ثابت و مشخص و نمي توني تغييرش بدي، براي بافرش constraint نذار و اجازه بده خود ISE جاي بافر رو تعيين کنه. البته به نظر من BUFGMAX رو کلا از کد پاک کن. خود ابزار سنتز اين بافر رو ميذاره...
    https://www.linkedin.com/in/mohammadhosseini69

    http://zakhar.blog.ir
  3. #3
    2009/08/28
    تهران
    123
    3

    پاسخ : Unknown error

    نقل قول نوشته اصلی توسط محمد حسینی
    سلام

    شما پين کلاک رو تو يه ناحيه از FPGA گذاشتي و بافرش رو تو يه ناحيه ديگه. اگه جاي پين کلاکت ثابت و مشخص و نمي توني تغييرش بدي، براي بافرش constraint نذار و اجازه بده خود ISE جاي بافر رو تعيين کنه. البته به نظر من BUFGMAX رو کلا از کد پاک کن. خود ابزار سنتز اين بافر رو ميذاره...
    ضمن تشکر از توجهتون.
    اما اصلا منظورتونو متوجه نمی شم. من طبق روال رفتم و پینها رو مشخص کردم...
    راستش تجربه زیادی ندارم. لطفا اگر زحمتی نیست در مورد چیزهایی که فرمودید توضیح کاملتری بدید.
    آقا گفتن زکات العلم نشره!.
    براي بافرش constraint نذار؟؟؟؟؟
    البته به نظر من BUFGMAX رو کلا از کد پاک کن؟؟؟؟/ از کجای کد؟؟

  4. #4
    2009/08/11
    682
    70

    پاسخ : Unknown error

    فايل ucf و کد top module رو بذار
    https://www.linkedin.com/in/mohammadhosseini69

    http://zakhar.blog.ir
  5. #5
    2010/11/18
    34
    1

    پاسخ : Unknown error

    با سلام
    خط زیر رو توی فایل ucf اضافه کن احتمالا درست میشه
    NET "step_mode" CLOCK_DEDICATED_ROUTE = FALSE

    من خودم قبلا این مشکل رو داشتم.جملاتی مثل بالا رو توی فایل ucf اضافه یا کم میکردم درست می شد.امتحان کن
  6. #6
    2009/08/28
    تهران
    123
    3

    پاسخ : Unknown error

    نقل قول نوشته اصلی توسط mojtaba_zeinolabedini
    با سلام
    خط زیر رو توی فایل ucf اضافه کن احتمالا درست میشه
    NET "step_mode" CLOCK_DEDICATED_ROUTE = FALSE

    من خودم قبلا این مشکل رو داشتم.جملاتی مثل بالا رو توی فایل ucf اضافه یا کم میکردم درست می شد.امتحان کن
    احسنت!
    زدی تو خال! :nice:
    مشکل کاملا برطرف شد.
    اما دلیلش چیه؟ این تکه کد چه کاری رو انجام داد که بدون اون برنامه دچار خطا میشد؟
    جناب حسینی فایل ucf بنده تنها مکان پورتها رو با پین مربوطه مشخص کرده. همین و بس که البته با اضافه شدن کد جناب زین العابدینی مشکل برطرف شد.
    کماکان منتظر توضیحاتتون درمورد مطالبی که فرمودید هستم.
  7. #7
    2009/08/11
    682
    70

    پاسخ : Unknown error

    نکن! اين کارا رو نکنين !!! :angry: مشکل حل شد چيه؟!

    شما با اين constraintها تمام قوانين و قواعد معماري FPGA رو زير پا ميذاري و به ابزار place and route ميگي هرطور من ميگم route کن! در حالي که ابزار حاليشه داره ميگه سيگنال کلاک رو داري از اون سر FPGA مياري اين سر FPGA بافر ميکني! کلي تاخير تو کلاک ايجاد ميشه. با این constraint در واقع بدون استفاده از مسیرهایی اختصاصی کلاک، از مسیرهای عادی استفاده کردی تا کلاک رو از یک ناحیه بیاری یه ناحیه دیگه برسونیش به بافرهای مخصوص کلاک!
    حالا ممکنه واسه طرح هاي فرکانس پايين کار کنه اما تو فرکانس بالا مطمئنا خراب ميشه.

    اشکال کار شما اينه که خودت داري جاي بافر کلاک رو تعيين ميکني و اين کار رو هم درست انجام نميدي. ديگه بدون ديدن کدها دقيق تر از اين نميشه گفت
    https://www.linkedin.com/in/mohammadhosseini69

    http://zakhar.blog.ir
  8. #8
    2010/11/18
    34
    1

    پاسخ : Unknown error

    اقای حسینی حرف درست رو میزنن.اینکار ما باعث میشه timing خوبی بدست نیارید چون بافری که واسه کلاک انتخاب کردید توی یه بانک دیگست.اضافه کردن این کد باعث میشه خطا نادید گرفته بشه اما توی فرکانس های بالا اثرات منفی داره. بهتره برنامتون رو ببینیم ...
    از آقای حسینی هم خواهش می کنیم بیشتر راهنمایی بفرمایند.
    یا علی
  9. #9
    2007/10/14
    تهران
    1,335
    38

    پاسخ : Unknown error

    اگه پورت step_mode از نوع کلاکه، روی یکی از پایه های GCLK بذار تا دیگه این خطا رو نده وگرنه اگه تأخیرش مهم نیست، همون کاری که مجتبی گفت جواب میده. بعد از PAR میتونی یک شبیه سازی Post Route هم انجام بدی که از عملکرد درست این پورت مطمئن بشی.
    لطفاً برای انجام پروژه های دانشجویی پیام خصوصی نفرستید.
    لطفاً سؤالاتی که در انجمن قابل طرح شدن هستند پیام خصوصی نکنید.
    با تمام وجود گناه کرديم اما نه نعمتش را از ما گرفت نه گناهان ما را فاش کرد اطاعتش کنيم چه مي کند؟"دکتر شريعتي"
    اگر جايي که ايستاده ايد را نمي پسنديد، عوضش کنيد شما درخت نيستيد!! "پاسكال"
    يا به اندازه ي آرزوهايت تلاش کن يا به اندازه تلاشت آرزو کن. "شکسپير"
  10. #10
    2009/08/28
    تهران
    123
    3

    پاسخ : Unknown error

    با تشکر از عزیزان.
    step_mode کلاک نیست. یه پایه کنترلیه.

    مهمان عزیز شما حق دیدن لینک ها را ندارید

    عضویت


    مهمان عزیز شما حق دیدن لینک ها را ندارید

    عضویت



    در مورد بافر و timing constraint لطفا توضیحی بدید :read:
صفحه 1 از 2 12 آخرین
نمایش نتایج: از 1 به 10 از 11

موضوعات مشابه

  1. Unknown pin error
    توسط mnwato در انجمن نرم افزار Protel
    پاسخ: 5
    آخرين نوشته: 2016/02/22, 00:04
  2. location unknown sim908 & AVR
    توسط saeedazari در انجمن ماژول های GPS - GSM - GPRS
    پاسخ: 3
    آخرين نوشته: 2015/04/11, 13:02
  3. error
    توسط msadegh در انجمن Proteus
    پاسخ: 4
    آخرين نوشته: 2011/12/19, 17:33
  4. error در pcb
    توسط torkieh در انجمن نرم افزار Protel
    پاسخ: 1
    آخرين نوشته: 2010/09/18, 12:32
  5. error
    توسط electroactive در انجمن میکروکنترلرهای AVR
    پاسخ: 3
    آخرين نوشته: 2010/05/19, 14:28

کلمات کلیدی این موضوع

علاقه مندي ها (Bookmarks)

علاقه مندي ها (Bookmarks)

مجوز های ارسال و ویرایش

  • شما نمیتوانید موضوع جدیدی ارسال کنید
  • شما امکان ارسال پاسخ را ندارید
  • شما نمیتوانید فایل پیوست کنید.
  • شما نمیتوانید پست های خود را ویرایش کنید
  •