اطلاعیه

Collapse
No announcement yet.

پیاده سازی و شبیه سازی الگوریتم ضرب Booth با زبانهای VHDLآ‌ و Verilogآ‌ با ISE 9.2

Collapse
X
 
  • فیلتر
  • زمان
  • Show
Clear All
new posts

    پیاده سازی و شبیه سازی الگوریتم ضرب Booth با زبانهای VHDLآ‌ و Verilogآ‌ با ISE 9.2

    [color=blue]دوستان سلام.
    ضرب کننده های سریع دو دویی برای پردازنده ها یه مسئله حیاتی هست، مشکل هم اینه که هر ردیف که ضرب میشه باید کری رو تا آخر دنبال کنه و انتقال کری از جمع کننده اول تا جمع کننده آخر تاخیر زیادی رو ایجاد میکنه، روش هایی مثل Booth و یا Wallce Tree باعث افزایش سرعت و سرعت انتقال کری در جمع کننده ها میشن.
    این پروژه، پروژه درس VLSI هست. برنامه به دو زبان VHDL و Verilog برای ضرب کننده Booth نوشته شده، برنامه VHDL یه مفصل تر کد نویسی شده ولی کد Verilog ساده تر نوشته شده و قابل فهم تر هست.
    در این پروژه توضیحات مختصری هم در مورد الگوریتم های ضرب مثل Wallce Tree و Booth نوشته شده.
    لینک دانلود

    http://dlc.eca.ir/index.php?act=view&id=135
    شأن انسان در ايمان و هجرت و جهاد است و هجرت، مقدمهآ‌ي جهاد فيآ‌سبيلآ‌الله.
    هجرت، هجرت از سنگينيآ‌هاست و جاذبهآ‌هايي كه تو را به خاك ميآ‌چسباند.
    چكمهآ‌هايت را بپوش، رهآ‌توشهآ‌ات را بردار و هجرت كن.

    #2
    پاسخ : پیاده سازی و شبیه سازی الگوریتم ضرب Booth با زبانهای VHDLآ‌ و Verilogآ‌ با ISE 9.2

    آقا میشه لینک رو اصلاح کنی ؟
    لینک خرابه

    دیدگاه


      #3
      پاسخ : پیاده سازی و شبیه سازی الگوریتم ضرب Booth با زبانهای VHDLآ‌ و Verilogآ‌ با ISE 9.2

      من خودم بهش احتیاج داشتم که از یه جایی دیگه پیدا کردم. گذاشتم شاید مشکل دوست دیگه ای هم با بنده مشترک باشه :biggrin:
      http://mim-shin-shahid.persiangig.com/fpga/piade_sazi_algorithme_Booth.pdf/download

      دیدگاه

      لطفا صبر کنید...
      X