اطلاعیه

Collapse
No announcement yet.

طراحی سلف با فناوری CMOS

Collapse
X
 
  • فیلتر
  • زمان
  • Show
Clear All
new posts

    طراحی سلف با فناوری CMOS

    سلام
    برای طراحی سلف ها در تراشه هایی که از فناوری cmos بهره برده اند از چه روشی استفاده می شود ؟ لطفا کتاب یا مقاله ای در این مورد می شناسید معرفی کنید با سپاس فراوان

    اضافه شده در تاریخ :
    جواب !!! :question:

    #2
    پاسخ : طراحی سلف با فناوری CMOS

    سلام
    https://www.google.com/search?client...amp;gws_rd=ssl

    دیدگاه


      #3
      پاسخ : طراحی سلف با فناوری CMOS

      Planar Inductor
      گفت که دیوانه نهی لایق این خانه نهی

      دیدگاه


        #4
        پاسخ : طراحی سلف با فناوری CMOS

        نوشته اصلی توسط Electronic Science
        سلام
        برای طراحی سلف ها در تراشه هایی که از فناوری cmos بهره برده اند از چه روشی استفاده می شود ؟ لطفا کتاب یا مقاله ای در این مورد می شناسید معرفی کنید با سپاس فراوان
        سلام
        Spiral inductor ها و bondwire ها پر کاربردن
        تز ها و مقالات اقای نیک نژاد رو دانلود کنید
        حاصل عمرم سه سخن بیش نیست
        خام بودم - پخته شدم - سوختم

        دیدگاه


          #5
          پاسخ : طراحی سلف با فناوری CMOS

          سلام
          ممنونم ولی بنده بیشتر به دنبال نحوه ساخت سلف در تراشه هستم و مراحل ساخت برروی سلیکون و محاسبات ضریب کیفیت مد نظرم هست .

          دیدگاه


            #6
            پاسخ : طراحی سلف با فناوری CMOS

            منظورتون سلف پسیو هستش؟چون یکی از مباحث داغ در طراحی سلف در cmos سلف های اکتیو هستش که البته Q پایینی داره...به خصوص هر چی طول کانال mos کوتاه تر بشه Q کمتر هم میشه...مثلا Q در تکنولوژی 90 نانو، حدودا بین 3 تا 4 هستش...اما اگه سلف پسیو مد نظرتون هستش، کتاب rf دکتر رضوی و همچنین کتاب cmos ایشون در این باره توضیح داده، تو اینترنت هم اگه سرچ کنید آموزش هایی رو مبتنی بر نرم افزار cadence براتون میاره...

            اضافه شده در تاریخ :
            در مورد محاسبه کردن Q برای سلف اکتیو هم کافیه که در نرم افزار cadence شبیه سازی SP را از قسمت analysis فعال کنید، بعد از شبیه سازی با استفاده از منوی tools ، برید و calculator رو انتخاب کنید و سپس این دستور رو توش بنویسید : imag(ZP(1 1))/real(ZP(1 1)) البته این که قسمت موهومی تو صورت باشه و حقیقی در مخرج یا برعکس، بستگه به مدلی داره که از مقاومت های پارازیتیک سلفتون دارید...یعنی این که موازی با سلف قرار گرفته باشه یا سری با سلف!!!

            دیدگاه


              #7
              پاسخ : طراحی سلف با فناوری CMOS

              برادر یه نگاه به کتاب رضوی بنداز rf جدیدش. اوکی میشی.

              دیدگاه

              لطفا صبر کنید...
              X