پاسخ : حذف t میلی ثانیه از ابتدای سیگنال ورودی
سلام مهندس
از مدارت که خیلی خوشم اومد.(excellent) :smile:
بله فرمایشتون صحیحه.به نظر منم مشکلی نداره.
فقط اون تلفاتی که فرمودید احتمالا حدود 0.6 بشه(افت دو سر دیود)
و یه چیزه دیگه یعنی یه سوال برام پیش اومده، این که وقتی ورودی(کتنرل) یکه و ترانزیستور اشباع خوب قبوله خروجی صفره.ولی متغیر بودن کلکتور باعث نمی شه که ترانزیستور از اشباع خارج شه؟ تو شبیه سازی که درست بوده امیدوارم عملی هم مشکلی پیش نیاد.
همین مدار رو می بندید؟
نظر دوستان دیگه چیه؟
سلام مهندس
از مدارت که خیلی خوشم اومد.(excellent) :smile:
با این طرحی که به کمک هم کشیدیم فکر نمی کنم محدودیتی از نظر شکل موج یا فرکانسش داشته باشیم . نظر شما چیه؟
فقط اون تلفاتی که فرمودید احتمالا حدود 0.6 بشه(افت دو سر دیود)
و یه چیزه دیگه یعنی یه سوال برام پیش اومده، این که وقتی ورودی(کتنرل) یکه و ترانزیستور اشباع خوب قبوله خروجی صفره.ولی متغیر بودن کلکتور باعث نمی شه که ترانزیستور از اشباع خارج شه؟ تو شبیه سازی که درست بوده امیدوارم عملی هم مشکلی پیش نیاد.
همین مدار رو می بندید؟
نظر دوستان دیگه چیه؟
دیدگاه